最新无码a∨在线观看,一本av高清一区二区三区,亚洲熟妇色l20p,宅男噜噜69av,中出あ人妻熟女中文字幕

首頁>CY7C1916BV18>規(guī)格書詳情

CY7C1916BV18中文資料賽普拉斯數(shù)據(jù)手冊PDF規(guī)格書

CY7C1916BV18
廠商型號

CY7C1916BV18

功能描述

18-Mbit DDR-II SRAM 2-Word Burst Architecture

文件大小

257.709 Kbytes

頁面數(shù)量

24

生產(chǎn)廠商

CYPRESS CypressSemiconductor

中文名稱

賽普拉斯 賽普拉斯半導體公司

網(wǎng)址

網(wǎng)址

數(shù)據(jù)手冊

下載地址一下載地址二到原廠下載

更新時間

2025-8-9 16:48:00

人工找貨

CY7C1916BV18價格和庫存,歡迎聯(lián)系客服免費人工找貨

CY7C1916BV18規(guī)格書詳情

特性 Features

? 18-Mbit density (2M x 8, 2M x 9, 1M x 18, 512K x 36)

? 300-MHz clock for high bandwidth

? 2-Word burst for reducing address bus frequency

? Double Data Rate (DDR) interfaces

(data transferred at 600 MHz) @ 300 MHz

? Two input clocks (K and K) for precise DDR timing

— SRAM uses rising edges only

? Two input clocks for output data (C and C) to minimize

clock-skew and flight-time mismatches

? Echo clocks (CQ and CQ) simplify data capture in

high-speed systems

? Synchronous internally self-timed writes

? 1.8V core power supply with HSTL inputs and outputs

? Variable drive HSTL output buffers

? Expanded HSTL output voltage (1.4V–VDD)

? Available in 165-ball FBGA package (13 x 15 x 1.4 mm)

? Offered in both lead-free and non lead-free packages

? JTAG 1149.1-compatible test access port

? Delay Lock Loop (DLL) for accurate data placement

供應商 型號 品牌 批號 封裝 庫存 備注 價格
CYPRESS/賽普拉斯
24+
SOJ
8540
只做原裝正品現(xiàn)貨或訂貨假一賠十!
詢價
CYPRESS
23+
SOJ/28
9526
詢價
CYPRESS
22+
SOJ
8000
原裝正品支持實單
詢價
Cypress
SMD/DIP
3200
Cypress一級分銷,原裝原盒原包裝!
詢價
Cypress
96
10
公司優(yōu)勢庫存 熱賣中!!
詢價
CYPRESS/賽普拉斯
25+
SOJ-28L
1800
原裝正品,假一罰十!
詢價
CYPRESS
23+
PDIP28 BN
5527
專注配單,只做原裝進口現(xiàn)貨
詢價
CYPRESS
23+
PDIP28 BN
8000
只做原裝現(xiàn)貨
詢價
CYPRESS
23+
PDIP28 BN
7000
詢價
Cypress
2022
DIP
2900
絕對現(xiàn)貨庫存 可長期供應 可銷售樣品
詢價