- IC/元器件
- PDF資料
- 商情資訊
- 絲印反查
首頁>K4H280838A-TLA0>規(guī)格書詳情
K4H280838A-TLA0中文資料三星數(shù)據(jù)手冊PDF規(guī)格書
相關芯片規(guī)格書
更多K4H280838A-TLA0規(guī)格書詳情
特性 Features
? Double-data-rate architecture; two data transfers per clock cycle
? Bidirectional data strobe(DQS)
? Four banks operation
? Differential clock inputs(CK and CK)
? DLL aligns DQ and DQS transition with CK transition
? MRS cycle with address key programs
-. Read latency 2, 2.5 (clock)
-. Burst length (2, 4, 8)
-. Burst type (sequential & interleave)
? All inputs except data & DM are sampled at the positive going edge of the system clock(CK)
? Data I/O transactions on both edges of data strobe
? Edge aligned data output, center aligned data input
? LDM,UDM/DM for write masking only
? Auto & Self refresh
? 15.6us refresh interval(4K/64ms refresh)
? Maximum burst refresh cycle : 8
? 66pin TSOP II package
產品屬性
- 型號:
K4H280838A-TLA0
- 制造商:
SAMSUNG
- 制造商全稱:
Samsung semiconductor
- 功能描述:
128Mb DDR SDRAM
供應商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價格 |
---|---|---|---|---|---|---|---|
SAMSUNG/三星 |
24+ |
TSOP |
9600 |
原裝現(xiàn)貨,優(yōu)勢供應,支持實單! |
詢價 | ||
SAMSUNG |
23+ |
TSOP |
50000 |
全新原裝正品現(xiàn)貨,支持訂貨 |
詢價 | ||
SAMSUNG |
6000 |
面議 |
19 |
DIP/SMD |
詢價 | ||
SAMSUNG |
24+ |
TSOP |
2789 |
原裝優(yōu)勢!絕對公司現(xiàn)貨! |
詢價 | ||
SAMSUNG/三星 |
23+ |
SSOP |
13000 |
原廠授權一級代理,專業(yè)海外優(yōu)勢訂貨,價格優(yōu)勢、品種 |
詢價 | ||
SAMSUNG/三星 |
2447 |
TSOP |
100500 |
一級代理專營品牌!原裝正品,優(yōu)勢現(xiàn)貨,長期排單到貨 |
詢價 | ||
SAMSUNG |
1923+ |
TSSOP |
9865 |
原裝進口現(xiàn)貨庫存專業(yè)工廠研究所配單供貨 |
詢價 | ||
SAMSUNG/三星 |
23+ |
TSOP |
50000 |
全新原裝正品現(xiàn)貨,支持訂貨 |
詢價 | ||
Samsung |
NA |
8560 |
一級代理 原裝正品假一罰十價格優(yōu)勢長期供貨 |
詢價 | |||
SAMSUNG |
16+ |
TSOP40 |
4000 |
進口原裝現(xiàn)貨/價格優(yōu)勢! |
詢價 |