74LV109D中文資料飛利浦?jǐn)?shù)據(jù)手冊(cè)PDF規(guī)格書(shū)

廠商型號(hào) |
74LV109D |
功能描述 | Dual JK flip-flop with set and reset; positive-edge trigger |
文件大小 |
124.88 Kbytes |
頁(yè)面數(shù)量 |
12 頁(yè) |
生產(chǎn)廠商 | Philips Semiconductors |
企業(yè)簡(jiǎn)稱(chēng) |
PHI【飛利浦】 |
中文名稱(chēng) | 荷蘭皇家飛利浦 |
原廠標(biāo)識(shí) | ![]() |
數(shù)據(jù)手冊(cè) | |
更新時(shí)間 | 2025-7-31 22:50:00 |
人工找貨 | 74LV109D價(jià)格和庫(kù)存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
74LV109D規(guī)格書(shū)詳情
DESCRIPTION
The 74LV109 is a low-voltage Si-gate CMOS device that is pin and function compatible with 74HC/HCT109.
Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times.
FEATURES
? Optimized for low voltage applications: 1.0 to 3.6 V
? Accepts TTL input levels between VCC = 2.7 V and VCC = 3.6 V
? Typical VOLP (output ground bounce) < 0.8 V at VCC = 3.3 V, Tamb = 25°C
? Typical VOHV (output VOH undershoot) > 2 V at VCC = 3.3 V, Tamb = 25°C
? Output capability: standard
? ICC category: flip-flops
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫(kù)存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
PHI |
23+ |
NA |
20000 |
全新原裝假一賠十 |
詢(xún)價(jià) | ||
恩XP |
24+ |
SOP14 |
80000 |
只做自己庫(kù)存 全新原裝進(jìn)口正品假一賠百 可開(kāi)13%增 |
詢(xún)價(jià) | ||
TI |
2023+ |
TSSOP16 |
50000 |
原裝現(xiàn)貨 |
詢(xún)價(jià) | ||
TI/德州儀器 |
22+ |
TSSOP14 |
25000 |
只做原裝,原裝,假一罰十 |
詢(xún)價(jià) | ||
TI |
24+/25+ |
SOP |
1000 |
原裝正品現(xiàn)貨庫(kù)存價(jià)優(yōu) |
詢(xún)價(jià) | ||
TI |
2018+ |
SOP |
26976 |
代理原裝現(xiàn)貨/特價(jià)熱賣(mài)! |
詢(xún)價(jià) | ||
PHI |
24+ |
TSSOP14 |
2987 |
只售原裝自家現(xiàn)貨!誠(chéng)信經(jīng)營(yíng)!歡迎來(lái)電! |
詢(xún)價(jià) | ||
ti |
23+ |
NA |
2416 |
專(zhuān)做原裝正品,假一罰百! |
詢(xún)價(jià) | ||
ph |
24+ |
N/A |
6980 |
原裝現(xiàn)貨,可開(kāi)13%稅票 |
詢(xún)價(jià) | ||
FSC |
TSSOP |
1000 |
正品原裝--自家現(xiàn)貨-實(shí)單可談 |
詢(xún)價(jià) |