首頁>UPD70208HLP-10>規(guī)格書詳情
UPD70208HLP-10中文資料瑞薩數(shù)據(jù)手冊PDF規(guī)格書

廠商型號 |
UPD70208HLP-10 |
功能描述 | MOS INTEGRATED CIRCUIT |
文件大小 |
749.31 Kbytes |
頁面數(shù)量 |
112 頁 |
生產(chǎn)廠商 | Renesas Technology Corp |
企業(yè)簡稱 |
RENESAS【瑞薩】 |
中文名稱 | 瑞薩科技有限公司官網(wǎng) |
原廠標(biāo)識 | |
數(shù)據(jù)手冊 | |
更新時(shí)間 | 2025-8-5 13:27:00 |
人工找貨 | UPD70208HLP-10價(jià)格和庫存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
相關(guān)芯片規(guī)格書
更多- UPD70208H
- UPD70208HGF-20-3B9
- UPD70208HGK-16-9EU
- UPD70208HGK-10-9EU
- UPD70208HGK-12-9EU
- UPD70208HGK-20-9EU
- UPD70208HGF-10-3B9
- UPD70208HGF-12-3B9
- UPD70208HGF-16-3B9
- UPD70116HLM-10
- UPD70116HLM-12
- UPD70116HGC-16-3B6
- UPD70116HGC-12-3B6
- UPD70116HGC-10-3B6
- UPD70116HLM-16
- UPD70208
- UPD70208H
- UPD70208HGF-10-3B9
UPD70208HLP-10規(guī)格書詳情
FEATURES
? High-speed, low-power version of V40 and V50
? High-performance CPU (V20TM/V30TM software compatible)
? Minimum instruction execution time: 100 ns (20 MHz, 5 V)
200 ns (10 MHz, 3 V)
? Memory addressing space: 1M bytes
? High-speed multiply/divide instructions: 0.95 to 2.8 ms (20 MHz, 5 V)
1.9 to 5.6 ms (10 MHz, 3 V)
? Maskable (ICU) & non-maskable (NMI) interrupt inputs
? mPD8080AF emulation function
? Standby functions, clock stoppage capability
? Standard peripheral LSI functions on chip
供應(yīng)商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
NEC |
PLCC68 |
96+ |
34 |
全新原裝進(jìn)口自己庫存優(yōu)勢 |
詢價(jià) | ||
NEC |
2450+ |
PLCC |
8850 |
只做原裝正品假一賠十為客戶做到零風(fēng)險(xiǎn)!! |
詢價(jià) | ||
NEC |
24+ |
PLCC68 |
37935 |
鄭重承諾只做原裝進(jìn)口現(xiàn)貨 |
詢價(jià) | ||
NEC |
24+ |
NA/ |
3856 |
原裝現(xiàn)貨,當(dāng)天可交貨,原型號開票 |
詢價(jià) | ||
NEC |
23+ |
PLCC68 |
9800 |
全新原裝現(xiàn)貨,假一賠十 |
詢價(jià) | ||
NEC |
23+ |
PLCC68 |
190 |
全新原裝正品現(xiàn)貨,支持訂貨 |
詢價(jià) | ||
NEC |
01+ |
PLCC68 |
57 |
原裝現(xiàn)貨 |
詢價(jià) | ||
NEC |
24+ |
PLCC-68 |
4650 |
詢價(jià) | |||
NEC |
23+ |
PLCC-68 |
11200 |
原廠授權(quán)一級代理、全球訂貨優(yōu)勢渠道、可提供一站式BO |
詢價(jià) | ||
NEC |
2023+ |
PLCC-68 |
50000 |
原裝現(xiàn)貨 |
詢價(jià) |