首頁>SN74ALVC162835DLR>規(guī)格書詳情
SN74ALVC162835DLR集成電路(IC)的通用總線功能規(guī)格書PDF中文資料

廠商型號(hào) |
SN74ALVC162835DLR |
參數(shù)屬性 | SN74ALVC162835DLR 封裝/外殼為56-BSSOP(0.295",7.50mm 寬);包裝為管件;類別為集成電路(IC)的通用總線功能;產(chǎn)品描述:IC UNIV BUS DVR 18BIT 56SSOP |
功能描述 | 18-BIT UNIVERSAL BUS DRIVER WITH 3-STATE OUTPUTS |
絲印標(biāo)識(shí) | |
封裝外殼 | SSOP / 56-BSSOP(0.295",7.50mm 寬) |
文件大小 |
1.06968 Mbytes |
頁面數(shù)量 |
14 頁 |
生產(chǎn)廠商 | Texas Instruments |
企業(yè)簡稱 |
TI2【德州儀器】 |
中文名稱 | 美國德州儀器公司官網(wǎng) |
原廠標(biāo)識(shí) | TI2 |
數(shù)據(jù)手冊(cè) | |
更新時(shí)間 | 2025-8-4 23:00:00 |
人工找貨 | SN74ALVC162835DLR價(jià)格和庫存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
相關(guān)芯片規(guī)格書
更多- SN74ALVC162831
- SN74ALVC162834DGG
- SN74ALVC162834DL
- SN74ALVC162831DBB
- SN74ALVC162835DL
- SN74ALVC162835DGV
- SN74ALVC162834
- SN74ALVC162835
- SN74ALVC162834DGV
- SN74ALVC162835_06
- SN74ALVC162835DGGR
- SN74ALVC162835DGG
- SN74ALVC162835DL
- SN74ALVC162835DGVR
- SN74ALVC162834
- SN74ALVC16270DLR
- SN74ALVC162834DL
- SN74ALVC162834VR
SN74ALVC162835DLR規(guī)格書詳情
SN74ALVC162835DLR屬于集成電路(IC)的通用總線功能。由美國德州儀器公司制造生產(chǎn)的SN74ALVC162835DLR通用總線功能通用總線功能系列產(chǎn)品是元件級(jí)產(chǎn)品,用于處理或操作一系列(通常為 8 個(gè)或更多)并行邏輯信號(hào)(稱為總線)。所執(zhí)行的功能包括臨時(shí)存儲(chǔ)要發(fā)送或接收的數(shù)據(jù),執(zhí)行緩沖以允許輸出電流容量有限的器件(例如微處理器)通過遠(yuǎn)距離互連高速傳輸數(shù)據(jù),以及調(diào)換或移動(dòng)總線內(nèi)的位順序等。
FEATURES
· Member of the Texas Instruments Widebus?
Family
· Operates From 1.65 V to 3.6 V
· Max tpd of 2 ns at 3.3 V
· ±12-mA Output Drive at 3.3 V
· Ideal for Use in PC100 Register DIMM,
Revision 1.1
· Output Port Has Equivalent 26-W Series
Resistors, So No External Resistors Are
Required
· Latch-Up Performance Exceeds 250 mA Per
JESD 17
· ESD Protection Exceeds JESD 22
– 2000-V Human-Body Model (A114-A)
– 200-V Machine Model (A115-A)
– 1000-V Charged-Device Model (C101)
DESCRIPTION/ORDERING INFORMATION
This 18-bit universal bus driver is designed for 1.65-V
to 3.6-V VCC operation.
Data flow from A to Y is controlled by the
output-enable (OE) input. The device operates in the
transparent mode when the latch-enable (LE) input is
high. When LE is low, the A data is latched if the
clock (CLK) input is held at a high or low logic level. If
LE is low, the A data is stored in the latch/flip-flop on
the low-to-high transition of CLK. When OE is high,
the outputs are in the high-impedance state.
To ensure the high-impedance state during power up
or power down, OE should be tied to VCC through a
pullup resistor; the minimum value of the resistor is
determined by the current-sinking capability of the
driver.
The output port includes equivalent 26-W series
resistors to reduce overshoot and undershoot.
產(chǎn)品屬性
更多- 產(chǎn)品編號(hào):
SN74ALVC162835DLR
- 制造商:
Texas Instruments
- 類別:
集成電路(IC) > 通用總線功能
- 系列:
74ALVC
- 包裝:
管件
- 邏輯類型:
通用總線驅(qū)動(dòng)器
- 電路數(shù):
18 位
- 電流 - 輸出高、低:
12mA,12mA
- 電壓 - 供電:
1.65V ~ 3.6V
- 工作溫度:
-40°C ~ 85°C
- 安裝類型:
表面貼裝型
- 封裝/外殼:
56-BSSOP(0.295",7.50mm 寬)
- 供應(yīng)商器件封裝:
56-SSOP
- 描述:
IC UNIV BUS DVR 18BIT 56SSOP
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
TI/德州儀器 |
24+ |
NA/ |
164 |
優(yōu)勢(shì)代理渠道,原裝正品,可全系列訂貨開增值稅票 |
詢價(jià) | ||
TI |
20+ |
NA |
53650 |
TI原裝主營-可開原型號(hào)增稅票 |
詢價(jià) | ||
TI |
24+ |
TSSOP56 |
20000 |
全新原廠原裝,進(jìn)口正品現(xiàn)貨,正規(guī)渠道可含稅?。?/div> |
詢價(jià) | ||
TI |
2016+ |
TSSOP |
6528 |
只做進(jìn)口原裝現(xiàn)貨!假一賠十! |
詢價(jià) | ||
TI/德州儀器 |
23+ |
原廠原包裝 |
2023 |
原廠原裝 |
詢價(jià) | ||
TI |
25+ |
SSOP56 |
4500 |
全新原裝、誠信經(jīng)營、公司現(xiàn)貨銷售! |
詢價(jià) | ||
TI |
18+ |
TSSOP56 |
85600 |
保證進(jìn)口原裝可開17%增值稅發(fā)票 |
詢價(jià) | ||
TI |
24+ |
TSSOP |
6000 |
進(jìn)口原裝正品假一賠十,貨期7-10天 |
詢價(jià) | ||
TI |
23+ |
SSOP56 |
9800 |
全新原裝現(xiàn)貨,假一賠十 |
詢價(jià) | ||
TI |
22+ |
TSSOP-56 |
40573 |
原裝正品現(xiàn)貨,可開13個(gè)點(diǎn)稅 |
詢價(jià) |