首頁>SN54LS112A>規(guī)格書詳情
SN54LS112A中文資料摩托羅拉數(shù)據(jù)手冊(cè)PDF規(guī)格書

廠商型號(hào) |
SN54LS112A |
功能描述 | DUAL JK NEGATIVE EDGE-TRIGGERED FLIP-FLOP |
文件大小 |
147.33 Kbytes |
頁面數(shù)量 |
4 頁 |
生產(chǎn)廠商 | MOTOROLA |
中文名稱 | 摩托羅拉 |
網(wǎng)址 | |
數(shù)據(jù)手冊(cè) | |
更新時(shí)間 | 2025-8-8 16:16:00 |
人工找貨 | SN54LS112A價(jià)格和庫存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
SN54LS112A規(guī)格書詳情
The SN54 /74LS112A dual JKflip-flop features individual J, K, clock, and asynchronousset and clear inputs to each flip-flop. When the clock goes HIGH,the inputs are enabled and data will be accepted. The logic level of the Jand K inputs may be allowed to change when the clock pulse is HIGH and thebistable will perform according to the truth table as long as minimum set-up andhold time are observed. Input data is transferred to the outputs on the negative-going edge of the clock pulse.
產(chǎn)品屬性
- 型號(hào):
SN54LS112A
- 制造商:
Texas Instruments
- 功能描述:
Flip Flop JK-Type Neg-Edge 2-Element 16-Pin CDIP Tube
- 功能描述:
FLIP FLOP JK-TYPE NEG-EDGE 2-ELEM 16CDIP - Rail/Tube
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
TI/TEXAS |
23+ |
原廠封裝 |
8931 |
詢價(jià) | |||
MOT |
24+ |
DIP-16 |
2800 |
原裝現(xiàn)貨!可長(zhǎng)期供貨! |
詢價(jià) | ||
Rochester |
25+ |
電聯(lián)咨詢 |
7800 |
公司現(xiàn)貨,提供拆樣技術(shù)支持 |
詢價(jià) | ||
TI |
24+ |
n/a |
3000 |
自己現(xiàn)貨 |
詢價(jià) | ||
TI |
24+ |
PLCC44 |
3378 |
絕對(duì)原裝公司現(xiàn)貨供應(yīng)!價(jià)格優(yōu)勢(shì) |
詢價(jià) | ||
MOTOROLA |
23+ |
CDIP16 |
2591 |
原廠原裝正品 |
詢價(jià) | ||
MOT |
DIP16 |
68500 |
一級(jí)代理 原裝正品假一罰十價(jià)格優(yōu)勢(shì)長(zhǎng)期供貨 |
詢價(jià) | |||
MOT |
23+ |
金封/QFP |
5000 |
原裝正品,假一罰十 |
詢價(jià) | ||
TI/德州儀器 |
25+ |
CDIP16 |
65248 |
百分百原裝現(xiàn)貨 實(shí)單必成 |
詢價(jià) | ||
onsemi(安森美) |
24+ |
7350 |
現(xiàn)貨供應(yīng),當(dāng)天可交貨!免費(fèi)送樣,原廠技術(shù)支持!!! |
詢價(jià) |