最新无码a∨在线观看,一本av高清一区二区三区,亚洲熟妇色l20p,宅男噜噜69av,中出あ人妻熟女中文字幕

首頁>RC31008AQDDGL2BD0>規(guī)格書詳情

RC31008AQDDGL2BD0中文資料瑞薩數(shù)據(jù)手冊PDF規(guī)格書

RC31008AQDDGL2BD0
廠商型號

RC31008AQDDGL2BD0

功能描述

VersaClock 7 Programmable Jitter Attenuator Family

文件大小

1.99475 Mbytes

頁面數(shù)量

65

生產(chǎn)廠商

RENESAS

中文名稱

瑞薩

網(wǎng)址

網(wǎng)址

數(shù)據(jù)手冊

下載地址一下載地址二到原廠下載

更新時間

2025-9-12 13:34:00

人工找貨

RC31008AQDDGL2BD0價格和庫存,歡迎聯(lián)系客服免費人工找貨

RC31008AQDDGL2BD0規(guī)格書詳情

特性 Features

? 169fs RMS typical phase jitter

? PCIe? Gen6 Common Clock (CC) 27fs RMS

? Compliant with ITU-T G.8262 and G.8262.1 for

synchronous Ethernet Equipment Clock

(EEC/eEEC)

? Jitter attenuation with programmable loop

bandwidth from 0.1Hz to 12kHz

? 1kHz to 650MHz LVDS/LP-HCSL outputs

? 1kHz to 200MHz LVCMOS outputs

? Simple AC-coupling to LVPECL and CML

? Integrated 100? and 85? LP-HCSL terminations

? JESD204B/C support on differential or singleended

outputs with DC-coupling or AC-coupling

? Up to four single-ended or two differential clock

inputs; one crystal/TCXO/OCXO input

? Programmable General Purpose Inputs (GPI × 4)

and General Purpose Input/Outputs (GPIO × 5)

? 1MHz I2C, 400kHz SMBus, or 20MHz SPI support

Configuration via internal One-Time Programmable

(OTP) memory (up to 27 different configurations),

serial interface, or external I2C EEPROM.

? Factory programmable internal OTP

? 1.8V, 2.5V, 3.3V, -40° to +85°C operation

供應(yīng)商 型號 品牌 批號 封裝 庫存 備注 價格
Roches
25+
25000
原廠原包 深圳現(xiàn)貨 主打品牌 假一賠百 可開票!
詢價
PHYCOMP
24+
640
詢價
TDK
23+
SMD
50000
全新原裝正品現(xiàn)貨,支持訂貨
詢價
TDK
24+
SMD
5000
全新原裝正品,現(xiàn)貨銷售
詢價
23+
11200
原廠授權(quán)一級代理、全球訂貨優(yōu)勢渠道、可提供一站式BO
詢價
IMS
2450+
SMD2
6540
只做原廠原裝正品終端客戶免費申請樣品
詢價
24+
N/A
52000
一級代理-主營優(yōu)勢-實惠價格-不悔選擇
詢價
PHI
25+
RES-CH
880000
明嘉萊只做原裝正品現(xiàn)貨
詢價
Marlow
1931+
N/A
102
加我qq或微信,了解更多詳細(xì)信息,體驗一站式購物
詢價
IDT
24+
N/A
958
原裝原裝原裝
詢價