S4223 雙電源開關(guān)調(diào)色溫控制芯片
主要描述
S4223芯片專用于雙電源開關(guān)調(diào)色溫的方案中,根據(jù)輸入開關(guān)的動(dòng)作控制兩個(gè)恒流電源的啟動(dòng)和關(guān)閉。 S4223芯片采用了芯飛凌半導(dǎo)體的專利技術(shù),可以有效解決目前雙電源開關(guān)調(diào)色溫常用方案中碰到的問題,例如:多個(gè)電源同時(shí)應(yīng)用時(shí)的邏輯不一致或LED鋁基板感應(yīng)漏電時(shí)出現(xiàn)的邏輯狀態(tài)不正常等。S4223提供Sot23-6和Mini-dip8兩種封裝。
特點(diǎn)
-外圍電路簡(jiǎn)潔
- 多個(gè)電源同時(shí)使用時(shí)邏輯狀態(tài)穩(wěn)定
- 兼容隔離和非隔離應(yīng)用
- 開關(guān)切換有效保持時(shí)間外部可調(diào)
- 鋁基板有感應(yīng)漏電時(shí)狀態(tài)切換正常
- 專利技術(shù),性能穩(wěn)定
應(yīng)用范圍
- 雙電源開 色溫 LED 電源 關(guān)調(diào)
功能說明
1. 供電
如圖 1 所示:S4223 的供電腳 VCC 通過電阻R1,R2 和 D1 連接到 AC 的輸入端中一極,S4223的地線與恒流電源的地線相連。 由于考慮到最高的交流電壓和電阻的耐壓,如果該供電電阻使用的是貼片電阻建議兩個(gè)串聯(lián)。 電阻 R3 為下拉電阻,它的作用為濾除由于 LED 鋁基板的感應(yīng)漏電造成的虛擬電壓。
2. P1 和 和 P2 的下拉能力
S4223 通過與兩個(gè)恒流電源芯片的供電腳Vcc 連接的 P1 和 P2 腳對(duì)恒流電源進(jìn)行控制,當(dāng)需要關(guān)閉其中的電源時(shí),與之對(duì)應(yīng)的腳位內(nèi)部下拉電路導(dǎo)通,把恒流電源的 Vcc 電壓下拉到恒流控制芯片的 UVLO 電壓之下。 P1 和 P2 的最大耐壓為 30V,并且其下拉的能力為 1.5mA,所以恒流電源的啟動(dòng)電流必須小于 1.5mA。
3. 狀態(tài)保持時(shí)間
S4223 邏輯狀態(tài)順序是 P1->P2->P1+P2,三種邏輯狀態(tài)循環(huán)變化。 S4223 的保持時(shí)間可以通過調(diào)整 VDD 電容進(jìn)行調(diào)整。 由于 S4223 在狀態(tài)保持期間的工作電流為 1uA 左右,所以一般情況下,取 VDD 電容為 2uF,狀態(tài)保持時(shí)間可以長(zhǎng)達(dá)5S 左右。 由于貼片電容和電解電容的差別,一般
情況下同樣的電容標(biāo)值,電解電容的保持時(shí)間長(zhǎng)于
貼片電容。 S4223 的 VDD 電容為 5.6V 左右,所
以 VDD 電容的耐壓可以用最低耐壓的電容。
4. 應(yīng)用注意事項(xiàng)
1)由于 S4223 的 P1 和 P2 分別控制兩個(gè)恒流電源芯片的供電腳端,且 P1 和 P2 的下拉能力只有 1.5mA,所以恒流電源芯片的啟動(dòng)電流必須小于 1.5mA,否則 S4223 無法控制恒流電源芯片的關(guān)斷。
2)鑒于目前雙電源開關(guān)調(diào)色溫方案存在當(dāng)LED鋁基板感應(yīng)漏電的情況時(shí)邏輯不正常的現(xiàn)象,建議客戶在設(shè)計(jì)時(shí),必須模擬 LED 鋁基板漏電的情況,并測(cè)試邏輯狀態(tài)是否正常鋁基板漏電的情況,并測(cè)試邏輯狀態(tài)是否正常。 S4223 可以通過調(diào)節(jié)圖1中的R3值消除漏電造成邏輯不正常的問題,對(duì)于該問題來說,R3 值越小越好,但是同時(shí)可能會(huì)造成芯片的供電不足,特別是交流電壓低的時(shí)候。建議圖 1 的中 R1 和 R2 取 220K,R3 取100K,當(dāng)需要在更低的交流輸入的情況工作,可以把 R1,R2 和 R3 的值等比例減小。
3)常溫下 VDD 電容取值 2uF 時(shí),狀態(tài)保持時(shí)間可以達(dá)到大約 8S 左右,可以根據(jù)需要的保持時(shí)間調(diào)節(jié) VDD 電容的大小,電容值越大保持越久,反之則越短。
4)如圖 1 所示:由于 S4223 直接從 AC 的輸入端取電,考慮到耐壓的問題,如果使用貼片電阻最好使用兩個(gè) 1206 封裝的電阻串聯(lián)。 S4223 的VDD 管腳電壓只有 5.6V 左右,所以對(duì) VDD 電容
5)S4223 的 VCC 腳內(nèi)置的限壓電路的最大下拉電流為 5mA,所以在設(shè)計(jì) VCC 供電電阻時(shí)必須考慮交流電壓峰值時(shí)的電流,該電流必須控制在5mA 之下。
6)在設(shè)計(jì) S4223 的 PCB 板時(shí),遵循以下原則: ① VDD 旁路電容應(yīng)盡量緊靠芯片 VDD 和GND 引腳;② S4223 的地線單點(diǎn)接到輸入電容的負(fù)極。