ds8922符合eia標(biāo)準(zhǔn)rs-422要求,輸出時滯0.5ns;傳播延遲時間≤12ns;采用高差分或共模輸入方式;電壓范圍±7v;互補(bǔ)驅(qū)動器輸出;用于雙絞線或并行傳輸線路的無極性差分驅(qū)動;互補(bǔ)輸出為邏輯與。ds8922常用在符合st506、st412和esdi盤驅(qū)動標(biāo)準(zhǔn)的場合,與cmos電路兼容。
ds8922內(nèi)部電路框圖:
典型應(yīng)用電路:
來源:lover
ds8922符合eia標(biāo)準(zhǔn)rs-422要求,輸出時滯0.5ns;傳播延遲時間≤12ns;采用高差分或共模輸入方式;電壓范圍±7v;互補(bǔ)驅(qū)動器輸出;用于雙絞線或并行傳輸線路的無極性差分驅(qū)動;互補(bǔ)輸出為邏輯與。ds8922常用在符合st506、st412和esdi盤驅(qū)動
ds8922符合eia標(biāo)準(zhǔn)rs-422要求,輸出時滯0.5ns;傳播延遲時間≤12ns;采用高差分或共模輸入方式;電壓范圍±7v;互補(bǔ)驅(qū)動器輸出;用于雙絞線或并行傳輸線路的無極性差分驅(qū)動;互補(bǔ)輸出為邏輯與。ds8922常用在符合st506、st412和esdi盤驅(qū)動標(biāo)準(zhǔn)的場合,與cmos電路兼容。
ds8922內(nèi)部電路框圖:
典型應(yīng)用電路:
來源:lover