如圖所示為pll脈沖發(fā)生電路。該電路為鎖相環(huán)(pll)脈沖發(fā)生器電路。鎖相環(huán)對晶振進行分頻得1khz信號作為步進頻率,在輸出端獲得10khz 999khz的脈沖波形。集成塊74hc4060是內(nèi)部具有非門和1/2n分頻電路的集成芯片,其中,非門與頻率為4.096mhz晶振構(gòu)成振蕩電路,分頻電路對此進行分頻獲得lkhz基準頻率的信號。tc9122p是高速可編程計數(shù)器,其分頻比由bcd碼決定,由編程數(shù)據(jù)決定的分頻比范圍為8~999,本電路工作在10~999的分頻比上。74hc4060內(nèi)部有3種相位比較器,其中相位比較器pc2把輸出頻率同基準頻率的正沿進行比較,從而控制其反饋。vc0的振蕩頻率由cx、r1和r2決定,其最低、最高頻率為:
。 來源:university