首頁>I74F50728D>規(guī)格書詳情
I74F50728D中文資料飛利浦?jǐn)?shù)據(jù)手冊PDF規(guī)格書

廠商型號 |
I74F50728D |
功能描述 | Synchronizing cascaded dual positive edge-triggered D-type flip-flop |
文件大小 |
89.67 Kbytes |
頁面數(shù)量 |
12 頁 |
生產(chǎn)廠商 | Philips Semiconductors |
企業(yè)簡稱 |
PHI【飛利浦】 |
中文名稱 | 荷蘭皇家飛利浦 |
數(shù)據(jù)手冊 | |
更新時(shí)間 | 2025-7-22 23:00:00 |
人工找貨 | I74F50728D價(jià)格和庫存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
I74F50728D規(guī)格書詳情
DESCRIPTION
The 74F50728 is a cascaded dual positive edge–triggered D–type featuring individual data, clock, set and reset inputs; also true and complementary outputs.
FEATURES
? Metastable immune characteristics
? Output skew less than 1.5ns
? See 74F5074 for synchronizing dual D-type flip-flop
? See 74F50109 for synchronizing dual J–K positive edge-triggered flip-flop
? See 74F50729 for synchronizing dual dual D-type flip-flop with edge-triggered set and reset
? Industrial temperature range available (–40°C to +85°C)
供應(yīng)商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
PHI |
24+ |
NA/ |
5750 |
原裝現(xiàn)貨,當(dāng)天可交貨,原型號開票 |
詢價(jià) | ||
PHILPS |
23+ |
PLCC28 |
12300 |
詢價(jià) | |||
PHI |
2450+ |
SOP16 |
6540 |
只做原廠原裝正品終端客戶免費(fèi)申請樣品 |
詢價(jià) | ||
PHI |
25+23+ |
PLCC |
38340 |
絕對原裝正品全新進(jìn)口深圳現(xiàn)貨 |
詢價(jià) | ||
PHI |
23+ |
PLCC28 |
3700 |
絕對全新原裝!現(xiàn)貨!特價(jià)!請放心訂購! |
詢價(jià) | ||
PHI |
23+ |
SOP14 |
4000 |
一級代理原廠VIP渠道,專注軍工、汽車、醫(yī)療、工業(yè)、 |
詢價(jià) | ||
PHI |
24+ |
SOP-7.2-24P |
250 |
詢價(jià) | |||
PHI |
24+ |
SOP-7.2-24P |
2560 |
絕對原裝!現(xiàn)貨熱賣! |
詢價(jià) | ||
PHI |
24+ |
SOP20 |
2650 |
原裝優(yōu)勢!絕對公司現(xiàn)貨 |
詢價(jià) | ||
PHI |
23+ |
SOP14 |
7300 |
專注配單,只做原裝進(jìn)口現(xiàn)貨 |
詢價(jià) |