最新无码a∨在线观看,一本av高清一区二区三区,亚洲熟妇色l20p,宅男噜噜69av,中出あ人妻熟女中文字幕

首頁(yè)>GAL18V10B-20LP>規(guī)格書(shū)詳情

GAL18V10B-20LP集成電路(IC)的CPLD(復(fù)雜可編程邏輯器件)規(guī)格書(shū)PDF中文資料

GAL18V10B-20LP
廠商型號(hào)

GAL18V10B-20LP

參數(shù)屬性

GAL18V10B-20LP 封裝/外殼為20-DIP(0.300",7.62mm);包裝為托盤;類別為集成電路(IC)的CPLD(復(fù)雜可編程邏輯器件);產(chǎn)品描述:IC CPLD 10MC 20NS 20DIP

功能描述

High Performance E2CMOS PLD Generic Array Logic

封裝外殼

20-DIP(0.300",7.62mm)

文件大小

265.87 Kbytes

頁(yè)面數(shù)量

16 頁(yè)

生產(chǎn)廠商

Lattice

中文名稱

萊迪思

網(wǎng)址

網(wǎng)址

數(shù)據(jù)手冊(cè)

下載地址一下載地址二到原廠下載

更新時(shí)間

2025-9-9 9:31:00

人工找貨

GAL18V10B-20LP價(jià)格和庫(kù)存,歡迎聯(lián)系客服免費(fèi)人工找貨

GAL18V10B-20LP規(guī)格書(shū)詳情

描述 Description

The GAL18V10, at 7.5 ns maximum propagation delay time, combines a high performance CMOS process with Electrically Erasable (E2) floating gate technology to provide a very flexible 20-pin PLD. CMOS circuitry allows the GAL18V10 to consume much less power when compared to its bipolar counterparts. The E2 technology offers high speed (

特性 Features

? HIGH PERFORMANCE E2CMOS?TECHNOLOGY

— 7.5 ns Maximum Propagation Delay

— Fmax = 111 MHz

— 5.5 ns Maximum from Clock Input to Data Output

— TTL Compatible 16 mA Outputs

— UltraMOS? Advanced CMOS Technology

? LOW POWER CMOS

— 75 mA Typical Icc

? ACTIVE PULL-UPS ON ALL PINS

? E2CELL TECHNOLOGY

— Reconfigurable Logic

— Reprogrammable Cells

— 100 Tested/100 Yields

— High Speed Electrical Erasure (<100ms)

— 20 Year Data Retention

? TEN OUTPUT LOGIC MACROCELLS

— Uses Standard 22V10 Macrocell Architecture

— Maximum Flexibility for Complex Logic Designs

? PRELOAD AND POWER-ON RESET OF REGISTERS

— 100 Functional Testability

? APPLICATIONS INCLUDE:

— DMA Control

— State Machine Control

— High Speed Graphics Processing

— Standard Logic Speed Upgrade

? ELECTRONIC SIGNATURE FOR IDENTIFICATION

產(chǎn)品屬性

  • 產(chǎn)品編號(hào):

    GAL18V10B-20LP

  • 制造商:

    Lattice Semiconductor Corporation

  • 類別:

    集成電路(IC) > CPLD(復(fù)雜可編程邏輯器件)

  • 系列:

    GAL?18V10

  • 包裝:

    托盤

  • 可編程類型:

    EE PLD

  • 供電電壓 - 內(nèi)部:

    4.75V ~ 5.25V

  • 工作溫度:

    0°C ~ 75°C(TA)

  • 安裝類型:

    通孔

  • 封裝/外殼:

    20-DIP(0.300",7.62mm)

  • 供應(yīng)商器件封裝:

    20-PDIP

  • 描述:

    IC CPLD 10MC 20NS 20DIP

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫(kù)存 備注 價(jià)格
LAI
25+
DIP
5555
原裝正品,假一罰十!
詢價(jià)
Lattice
25+
電聯(lián)咨詢
7800
公司現(xiàn)貨,提供拆樣技術(shù)支持
詢價(jià)
LatticeSemiconductorCorp
24+
20-PDIP
66800
原廠授權(quán)一級(jí)代理,專注汽車、醫(yī)療、工業(yè)、新能源!
詢價(jià)
LAT
24+
PLCC-20
37500
原裝正品現(xiàn)貨,價(jià)格有優(yōu)勢(shì)!
詢價(jià)
LAT
23+
65480
詢價(jià)
LATTICE
22+
DIP-20
87803
進(jìn)口原裝!現(xiàn)貨庫(kù)存
詢價(jià)
Lattice Semiconductor Corporat
23+
20-DIP
11200
主營(yíng):汽車電子,停產(chǎn)物料,軍工IC
詢價(jià)
LATTICE/萊迪斯
22+
DIP-20
18000
原裝正品
詢價(jià)
LAT
05+
原廠原裝
4380
只做全新原裝真實(shí)現(xiàn)貨供應(yīng)
詢價(jià)
LATTICE
23+24
DIP
9680
原盒原標(biāo).進(jìn)口原裝.支持實(shí)單 .價(jià)格優(yōu)勢(shì)
詢價(jià)