最新无码a∨在线观看,一本av高清一区二区三区,亚洲熟妇色l20p,宅男噜噜69av,中出あ人妻熟女中文字幕

首頁>CY7C1340F-133AC>規(guī)格書詳情

CY7C1340F-133AC中文資料賽普拉斯數(shù)據(jù)手冊PDF規(guī)格書

CY7C1340F-133AC
廠商型號

CY7C1340F-133AC

功能描述

4-Mb (128K x 32) Pipelined DCD Sync SRAM

文件大小

348.94 Kbytes

頁面數(shù)量

17

生產(chǎn)廠商

CYPRESS CypressSemiconductor

中文名稱

賽普拉斯 賽普拉斯半導體公司

網(wǎng)址

網(wǎng)址

數(shù)據(jù)手冊

下載地址一下載地址二到原廠下載

更新時間

2025-8-11 16:50:00

人工找貨

CY7C1340F-133AC價格和庫存,歡迎聯(lián)系客服免費人工找貨

CY7C1340F-133AC規(guī)格書詳情

Functional Description[1]

The CY7C1340F SRAM integrates 131,072 x 32 SRAM cells with advanced synchronous peripheral circuitry and a two-bit counter for internal burst operation. All synchronous inputs are gated by registers controlled by a positive-edge-triggered Clock Input (CLK).

特性 Features

? Registered inputs and outputs for pipelined operation

? Optimal for performance (Double-Cycle deselect)

— Depth expansion without wait state

? 128K × 32-bit common I/O architecture

? 3.3V –5 and +10 core power supply (VDD)

? 3.3V / 2.5V I/O supply (VDDQ)

? Fast clock-to-output times

— 2.6 ns (for 250-MHz device)

— 2.6 ns (for 225-MHz device)

— 2.8 ns (for 200-MHz device)

— 3.5 ns (for 166-MHz device)

— 4.0 ns (for 133-MHz device)

— 4.5 ns (for 100-MHz device)

? Provide high-performance 3-1-1-1 access rate

? User-selectable burst counter supporting Intel? Pentium? interleaved or linear burst sequences

? Separate processor and controller address strobes

? Synchronous self-timed writes

? Asynchronous Output Enable

? JEDEC-standard 100-pin TQFP package and pinout

? “ZZ” Sleep Mode option

供應商 型號 品牌 批號 封裝 庫存 備注 價格
CYPRESS
25+23+
PLCC
37154
絕對原裝正品全新進口深圳現(xiàn)貨
詢價
CY
25+
PLCC-52
3200
全新原裝、誠信經(jīng)營、公司現(xiàn)貨銷售!
詢價
CYPRESS/賽普拉斯
25+
PLCC52
187
原裝正品,假一罰十!
詢價
CYPRESS
23+
PLCC52
7000
絕對全新原裝!100%保質(zhì)量特價!請放心訂購!
詢價
CY
23+
陶瓷高頻管
9526
詢價
cypress
2138+
原廠標準封裝
8960
代理CYPRESS全系列芯片,原裝現(xiàn)貨
詢價
CY
24+
PLCC52
400
詢價
CYP
2020+
72
4500
百分百原裝正品 真實公司現(xiàn)貨庫存 本公司只做原裝 可
詢價
cypress
333
10
公司優(yōu)勢庫存 熱賣中!
詢價
CYPRESS
24+
PLCC52
3500
原裝現(xiàn)貨,可開13%稅票
詢價