最新无码a∨在线观看,一本av高清一区二区三区,亚洲熟妇色l20p,宅男噜噜69av,中出あ人妻熟女中文字幕

首頁>CY7C1316BV18-167BZC>規(guī)格書詳情

CY7C1316BV18-167BZC中文資料賽普拉斯數(shù)據(jù)手冊(cè)PDF規(guī)格書

CY7C1316BV18-167BZC
廠商型號(hào)

CY7C1316BV18-167BZC

功能描述

18-Mbit DDR-II SRAM 2-Word Burst Architecture

文件大小

257.709 Kbytes

頁面數(shù)量

24

生產(chǎn)廠商

CYPRESS CypressSemiconductor

中文名稱

賽普拉斯 賽普拉斯半導(dǎo)體公司

網(wǎng)址

網(wǎng)址

數(shù)據(jù)手冊(cè)

下載地址一下載地址二到原廠下載

更新時(shí)間

2025-8-8 11:20:00

人工找貨

CY7C1316BV18-167BZC價(jià)格和庫存,歡迎聯(lián)系客服免費(fèi)人工找貨

CY7C1316BV18-167BZC規(guī)格書詳情

特性 Features

? 18-Mbit density (2M x 8, 2M x 9, 1M x 18, 512K x 36)

? 300-MHz clock for high bandwidth

? 2-Word burst for reducing address bus frequency

? Double Data Rate (DDR) interfaces

(data transferred at 600 MHz) @ 300 MHz

? Two input clocks (K and K) for precise DDR timing

— SRAM uses rising edges only

? Two input clocks for output data (C and C) to minimize

clock-skew and flight-time mismatches

? Echo clocks (CQ and CQ) simplify data capture in

high-speed systems

? Synchronous internally self-timed writes

? 1.8V core power supply with HSTL inputs and outputs

? Variable drive HSTL output buffers

? Expanded HSTL output voltage (1.4V–VDD)

? Available in 165-ball FBGA package (13 x 15 x 1.4 mm)

? Offered in both lead-free and non lead-free packages

? JTAG 1149.1-compatible test access port

? Delay Lock Loop (DLL) for accurate data placement

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫存 備注 價(jià)格
Cypress(賽普拉斯)
2511
4945
電子元器件采購降本 30%!盈慧通原廠直采,砍掉中間差價(jià)
詢價(jià)
CYPRESS/賽普拉斯
24+
BGA
8540
只做原裝正品現(xiàn)貨或訂貨假一賠十!
詢價(jià)
CYPRESS/賽普拉斯
23+
QFP
10000
原廠授權(quán)一級(jí)代理,專業(yè)海外優(yōu)勢(shì)訂貨,價(jià)格優(yōu)勢(shì)、品種
詢價(jià)
CYPRESS/賽普拉斯
23+
BGA
3628
原裝正品代理渠道價(jià)格優(yōu)勢(shì)
詢價(jià)
CYPRESS
23+
null
8000
只做原裝現(xiàn)貨
詢價(jià)
CYPRESS/賽普拉斯
23+
BGA
50000
全新原裝正品現(xiàn)貨,支持訂貨
詢價(jià)
CYPRESS
2138+
原廠標(biāo)準(zhǔn)封裝
8960
代理CYPRESS全系列芯片,原裝現(xiàn)貨
詢價(jià)
CY
2023+
QFP
50000
原裝現(xiàn)貨
詢價(jià)
CY
24+
BGA
4
詢價(jià)
Cypress
25+
電聯(lián)咨詢
7800
公司現(xiàn)貨,提供拆樣技術(shù)支持
詢價(jià)