93722中文資料瑞薩數據手冊PDF規(guī)格書
93722規(guī)格書詳情
描述 Description
Output Features
DDR Zero Delay Clock Buffer
? Low skew, low jitter PLL clock driver
? I2C for functional and output control
? Feedback pins for input to output synchronization
? Spread Spectrum tolerant inputs
? 3.3V tolerant CLK_INT input
Key Specifications
? PEAK - PEAK jitter (66MHz): <120ps
? PEAK - PEAK jitter (>100MHz): <75ps
? CYCLE - CYCLE jitter (66MHz):<110ps
? CYCLE - CYCLE jitter (>100MHz):<65ps
? OUTPUT - OUTPUT skew: <100ps
? Output Rise and Fall Time: 650ps - 950ps
? DUTY CYCLE: 49.5 - 50.5
供應商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價格 |
---|---|---|---|---|---|---|---|
S |
24+ |
NA/ |
1250 |
優(yōu)勢代理渠道,原裝正品,可全系列訂貨開增值稅票 |
詢價 | ||
ICS |
03+ |
SSOP28 |
1250 |
一級代理,專注軍工、汽車、醫(yī)療、工業(yè)、新能源、電力 |
詢價 | ||
ICS |
24+ |
SSOP |
3500 |
原裝現貨,可開13%稅票 |
詢價 | ||
IDT |
23+ |
SSOP-28 |
3000 |
一級代理原廠VIP渠道,專注軍工、汽車、醫(yī)療、工業(yè)、 |
詢價 | ||
IICS |
24+ |
SSOP-28P |
5702 |
詢價 | |||
TE/泰科 |
2508+ |
/ |
209858 |
一級代理,原裝現貨 |
詢價 | ||
ICS |
SOP |
850 |
正品原裝--自家現貨-實單可談 |
詢價 | |||
ICS |
2403+ |
SSOP |
11809 |
原裝現貨!歡迎隨時咨詢! |
詢價 | ||
FCI-BERG |
新 |
70416 |
全新原裝 貨期兩周 |
詢價 | |||
TE/泰科 |
23+ |
NA/原裝 |
82985 |
代理-優(yōu)勢-原裝-正品-現貨*期貨 |
詢價 |