首頁(yè)>74LVC1G175GV>規(guī)格書(shū)詳情
74LVC1G175GV集成電路(IC)的觸發(fā)器規(guī)格書(shū)PDF中文資料

廠商型號(hào) |
74LVC1G175GV |
參數(shù)屬性 | 74LVC1G175GV 封裝/外殼為SC-74,SOT-457;包裝為管件;類別為集成電路(IC)的觸發(fā)器;產(chǎn)品描述:IC FF D-TYPE SNGL 1BIT 6TSOP |
功能描述 | Single D-type flip-flop with reset; positive-edge trigger |
絲印標(biāo)識(shí) | |
封裝外殼 | SOT457 / SC-74,SOT-457 |
文件大小 |
268.13 Kbytes |
頁(yè)面數(shù)量 |
17 頁(yè) |
生產(chǎn)廠商 | NEXPERIA Nexperia B.V. All rights reserved |
中文名稱 | 安世 安世半導(dǎo)體(中國(guó))有限公司 |
網(wǎng)址 | |
數(shù)據(jù)手冊(cè) | |
更新時(shí)間 | 2025-8-21 23:01:00 |
人工找貨 | 74LVC1G175GV價(jià)格和庫(kù)存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
74LVC1G175GV規(guī)格書(shū)詳情
1. General description
The 74LVC1G175 is a low-power, low-voltage single positive edge triggered D-type flip-flop with
individual data (D) input, clock (CP) input, master reset (MR) input, and Q output.
The master reset (MR) is an asynchronous active LOW input and operates independently of the
clock input. Information on the data input is transferred to the Q output on the LOW-to-HIGH
transition of the clock pulse. The D input must be stable one set-up time prior to the LOW-to-HIGH
clock transition for predictable operation.
The inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of this device
in a mixed 3.3 V and 5 V environment.
This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry
disables the output, preventing the damaging backflow current through the device when it is
powered down.
Schmitt trigger action at all inputs makes the circuit highly tolerant of slower input rise and fall
times.
2. Features and benefits
? Wide supply voltage range from 1.65 V to 5.5 V
? High noise immunity
? Overvoltage tolerant inputs to 5.5 V
? ±24 mA output drive (VCC = 3.0 V)
? CMOS low power dissipation
? Direct interface with TTL levels
? IOFF circuitry provides partial Power-down mode operation
? Latch-up performance exceeds 250 mA
? Complies with JEDEC standard:
? JESD8-7 (1.65 V to 1.95 V)
? JESD8-5 (2.3 V to 2.7 V)
? JESD8C (2.7 V to 3.6 V)
? JESD36 (4.5 V to 5.5 V)
? ESD protection:
? HBM JESD22-A114F exceeds 2000 V
? MM JESD22-A115-A exceeds 200 V.
? Multiple package options
? Specified from -40 °C to +85 °C and -40 °C to +125 °C.
產(chǎn)品屬性
- 產(chǎn)品編號(hào):
74LVC1G175GV-Q100H
- 制造商:
Nexperia USA Inc.
- 類別:
集成電路(IC) > 觸發(fā)器
- 系列:
74LVC
- 包裝:
管件
- 功能:
復(fù)位
- 類型:
D 型
- 輸出類型:
非反相
- 不同 V、最大 CL 時(shí)最大傳播延遲:
4ns @ 5V,50pF
- 觸發(fā)器類型:
正邊沿
- 電流 - 輸出高、低:
32mA,32mA
- 電壓 - 供電:
1.65V ~ 5.5V
- 工作溫度:
-40°C ~ 125°C(TA)
- 安裝類型:
表面貼裝型
- 供應(yīng)商器件封裝:
6-TSOP
- 封裝/外殼:
SC-74,SOT-457
- 描述:
IC FF D-TYPE SNGL 1BIT 6TSOP
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫(kù)存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
NEXPERIA/安世 |
24+ |
NA/ |
82182 |
原裝現(xiàn)貨,當(dāng)天可交貨,原型號(hào)開(kāi)票 |
詢價(jià) | ||
恩XP |
24+ |
標(biāo)準(zhǔn)封裝 |
7448 |
全新原裝正品/價(jià)格優(yōu)惠/質(zhì)量保障 |
詢價(jià) | ||
恩XP |
23+ |
標(biāo)準(zhǔn)封裝 |
6000 |
正規(guī)渠道,只有原裝! |
詢價(jià) | ||
NEXPERIA/安世 |
21+ |
TSOP-6 |
15000 |
只做原裝,一定有貨,不止網(wǎng)上數(shù)量,量多可訂貨! |
詢價(jià) | ||
恩XP |
23+ |
NA |
20094 |
正納10年以上分銷經(jīng)驗(yàn)原裝進(jìn)口正品做服務(wù)做口碑有支持 |
詢價(jià) | ||
NEXPERIA/安世 |
20+ |
TSOP-6 |
14779 |
原裝現(xiàn)貨支持BOM配單服務(wù) |
詢價(jià) | ||
NEXPERIA/安世 |
22+ |
TSOP-6 |
14779 |
現(xiàn)貨,原廠原裝假一罰十! |
詢價(jià) | ||
恩XP |
2024 |
SOT |
58209 |
16余年資質(zhì) 絕對(duì)原盒原盤(pán)代理渠道 更多數(shù)量 |
詢價(jià) | ||
恩XP |
23+ |
NA |
6000 |
原裝現(xiàn)貨訂貨價(jià)格優(yōu)勢(shì) |
詢價(jià) | ||
NEXPERIA/安世 |
21+ |
TSOP-6 |
30000 |
百域芯優(yōu)勢(shì) 實(shí)單必成 可開(kāi)13點(diǎn)增值稅 |
詢價(jià) |